طراحی بخش sample & hold یک مبدل آنالوگ به دیجیتال pipeline با نرخ نمونه برداری 300msps ده بیتی در تکنولوژی cmos 0.18µm

thesis
abstract

از زمانی که سیستم های پردازشگر دیجیتال مطرح شده اند این مساله نیز به همراه آن مطرح بوده که چگونه می توان یک سیگنال آنالوگ را جهت استفاده در سیستم دیجیتال، به سیگنال دیجیتال تبدیل نمود و به طور متقابل، چگونه می توان سیگنال دیجیتال پردازش شده را به سیگنال آنالوگ تبدیل کرد. در اینجا بود که ضرورت ساخت مبدل های آنالوگ به دیجیتال و دیجیتال به آنالوگ احساس شد و انواع مختلفی از این مبدل ها معرفی گردید. ارائه طرح های جدید و ایده های نو به منظور بهبود کیفیت این مدارها تا به امروز ادامه دارد. با توجه به اینکه تمامی سیگنال های موجود در طبیعت به صورت آنالوگ هستند به نظر می رسد تا زمانی که سیگنال های دیجیتال وجود داشته باشند، این مبدل ها به پیشرفت خود ادامه خواهند داد. افزایش روزافزون کاربرد مبدل های آنالوگ به دیجیتال، باعث شده تا اکثر مهندسین طراح مدار تلاش خود را در مسیر دستیابی به مبدل هایی با سرعت و دقت بالا قرار دهند. لذا دست یابی به مبدل های سریع و کم توان که دارای دقت بالا و خطای کمتری اعم از خطای بهره، خطای افست و.... ضروری می نماید. بخش sample and hold نخستین بخش یک مبدل آنالوگ به دیجیتال pipeline است وظیفه اصلی آن نمونه برداری و نگهداری سیگنال آنالوگ ورودی تا زمان تبدیل آن سیگنال به دیجیتال در طبقه اول می باشد. در این پایان نامه هدف طراحی یک بلوک sample and hold برای یک مبدل آنالوگ به دیجیتال 10 بیتmsps300 می باشد. برای دست یابی به این نرخ نمونه برداری و دقت از یک معماریsample and hold حلقه باز استفاده کرده ایم. نتایج شبیه سازی مینیمم نرخ خطینگی 11.12 بیت وsndr برابر با db68.7 نشان می دهد.

similar resources

طراحی بلوک mdac برای مبدل آنالوگ به دیجیتال pipeline 12 بیتی با فرکانس نمونه برداری 200ms/s در تکنولوژی 0.35micron cmos

مبدل های آنالوگ به دیجیتال با معماری pipeline از چندین طبقه به صورت پشت سر هم تشکیل می شوند، که هر طبقه شامل یک مبدل آنالوگ به دیجیتال با تفکیک پذیری پایین و یک مدار آنالوگ که سیگنال آنالوگ خروجی طبقه را برای طبقات بعد محاسبه می کند. مدار آنالوگ شامل یک مبدل دیجیتال به آنالوگ ، یک تفریق کننده و یک تقویت کننده می باشد که در مجموع آن را مبدل دیجیتال به آنالوگ ضرب کننده می نامند. سرعت این بلوک بیا...

15 صفحه اول

طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال pipeline 12-bit جهت رسیدن به نرخ نمونه برداری 200ms/s در تکنولوژی cmos 0.35µm

مشکل ترین قسمت طراحی مبدل آنالوگ به دیجیتال pipeline مربوط به طراحی طبقات اولیه می شود. بطوریکه می توان گفت که دقت طبقه اول، دقت کل مبدل را تعیین می کند. چیزی که در همه طراحی های انجام شده تا به حال مشترک می باشد، dc gain بالا برای آپ امپ بکار رفته در mdac است (البته در مواردی که از کالیبراسیون استفاده شده، الزامی به بالا بردن بهره حلقه باز آپ امپ دیده نمی شود). همانطور که می دانید با زیاد کردن...

15 صفحه اول

طراحی یک مبدل آنالوگ به دیجیتال 10 بیتی با سرعت نمونه برداری 5/62 میلیون نمونه در ثانیه در پروسه m cmos ? 0.35

با توجه به پیشرفت روز افزون سیستم های دیجیتال در همه زمینه های فناوری از جمله مخابرات مدرن و از طرف دیگر ماهیت آنالوگ سیگنالهای موجود در طبیعت نیاز بسیار وسیعی به مبدلهای آنالوگ به دیجیتال و دیجیتال به آنالوگ با مشخصات دینامیک و استاتیک مختلف وجود دارد. از آنجا که مبدلهای آنالوگ به دیجیتال مهمترین گلوگاه در مدارات دیجیتال با ورودی آنالوگ محسوب می شوند از این رو تلاشهای فراوانی برای افزایش سرعت ...

15 صفحه اول

کالیبراسیون و تصحیح خطا در یک مبدل آنالوگ به دیجیتال خط لوله ای با نرخ نمونه برداری 300 میلیون نمونه بر ثانیه در تکنولوژی cmos 180

از زمانی که سیستمهای پردازشگر دیجیتال طراحی شده اند، این مسئله نیز به همراه آن مطرح شد که چگونه می توان یک سیگنال آنالوگ را به یک سیستم دیجیتال وارد کرد و به طور متقابل ، چگونه باید سیگنالهای دیجیتال خارج شده از سیستمهای دیجیتال را به دنیای آنالوگ تحویل داد. در اینجا بود که ضرورت ساخت مبدلهای آنالوگ به دیجیتال و دیجیتال به آنالوگ احساس شد و انواع مختلفی از مبدلهای فوق معرفی شد. ارائه طرحهای جدی...

طراحی یک مبدل آنالوگ به دیجیتال پایپ لاین 8bit، 10ms/s در تکنولوژی 0.18?m cmos

مبدل های آنالوگ به دیجیتال پایپ لاین که از رایج ترین مبدل های امروزی می باشند برای کاربردهای پر سرعت و وضوح متوسط قابل استفاده می باشند ولی توان مصرفی این مبدل ها چالش اصلی طراحی آن ها می باشند. خصوصا کاربردهای قابل حمل و مبتنی بر باتری، اهمیت توان مصرفی را افزایش می دهد. در این پایان نامه یک مبدل آنالوگ به دیجیتال پایپ لاین 8 بیتی با سرعت 1ms/s و توان مصرفی 2mw در تکنولوژی 0.18?m cmos طراحی و ...

15 صفحه اول

طراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال sigma - delta در تکنولوژی cmos

مبدلهای آنالوگ به دیجیتال فوق نمونه برداری بر اساس مدولاسیون سیگما دلتا، دستیابی به دقتهای بالای تبدیل را بدون نیاز به قطعات آنالوگ دقیق و المانهای تنظیم شده میسر ساخته اند. تنوع معماریها و امکان مبادله پارامترهای مختلف در سیستم های سیگما دلتا، چالشهای جدیدی را برای انجام طرحهای بهینه ایجاد کرده است . این بهینه سازی با توجه به جهت گیری نسبت به مجتمع سازی هر چه بیشتر و سازگاری با vlsi-cmos معمول...

15 صفحه اول

My Resources

Save resource for easier access later

Save to my library Already added to my library

{@ msg_add @}


document type: thesis

وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز - دانشکده مهندسی برق و کامپیوتر

Hosted on Doprax cloud platform doprax.com

copyright © 2015-2023